dc.contributor.advisor | Ευσταθίου, Κωνσταντίνος | |
dc.contributor.author | Δημόπουλος, Δημοσθένης | |
dc.contributor.author | Μαστρογιάννης, Δημήτριος | |
dc.date.accessioned | 2021-12-09T13:28:07Z | |
dc.date.available | 2021-12-09T13:28:07Z | |
dc.date.issued | 2021-10 | |
dc.identifier.uri | https://polynoe.lib.uniwa.gr/xmlui/handle/11400/1619 | |
dc.identifier.uri | http://dx.doi.org/10.26265/polynoe-1470 | |
dc.description.abstract | Η συγκεκριμένη διπλωματική εργασία θα περιλαμβάνει αρχικά μία εισαγωγή στις σύγχρονες
γλώσσες περιγραφής υλικού όπως VHDL, Verilog, SystemC, System Verilog, Ruby. Στη συνέχεια, θα
γίνει σχεδίαση, προσομοίωση και έλεγχος ορθής λειτουργίας βασικών συνδυαστικών και ακολουθιακών
κυκλωμάτων με την χρήση των γλωσσών περιγραφής υλικού VHDL και Verilog. Επιπλέον, θα γίνει ανάλυση
και εξαγωγή συγκριτικών συμπερασμάτων όσον αφορά την ευχρηστία των δύο γλωσσών για τα εν λόγω
κυκλώματα και τέλος θα γίνει ανάπτυξη αριθμητικών κυκλωμάτων όπως προσθετές, πολλαπλασιαστές με τις εν
λόγω γλώσσες. | el |
dc.format.extent | 297 | el |
dc.language.iso | el | el |
dc.publisher | Πανεπιστήμιο Δυτικής Αττικής | el |
dc.rights | Αναφορά Δημιουργού - Μη Εμπορική Χρήση - Παρόμοια Διανομή 4.0 Διεθνές | * |
dc.rights | Attribution-NonCommercial-NoDerivatives 4.0 Διεθνές | * |
dc.rights | Attribution-NonCommercial-NoDerivatives 4.0 Διεθνές | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | * |
dc.subject | VHDL | el |
dc.subject | Verilog | el |
dc.subject | FPGA | el |
dc.subject | PLD | el |
dc.subject | CPLD | el |
dc.subject | ROM | el |
dc.subject | ModelSim | el |
dc.subject | Μοντελοποίηση δομής ή πυλών | el |
dc.subject | Μοντελοποίηση ροής δεδομένων | el |
dc.subject | Μοντελοποίηση συμπεριφοράς | el |
dc.subject | Προσομοίωση | el |
dc.subject | Testbench | el |
dc.subject | Συνδυαστικά κυκλώματα | el |
dc.subject | Ακολουθιακά κυκλώματα | el |
dc.subject | Αριθμητικά κυκλώματα | el |
dc.subject | Συνεχόμενη αντιστοίχηση | el |
dc.subject | Διαδικαστική αντιστοίχιση | el |
dc.subject | Αθροιστής | el |
dc.subject | Πολυπλέκτης | el |
dc.subject | Αποκωδικοποιητής | el |
dc.subject | Μανδαλωτής | el |
dc.subject | Φλιπ Φλοπ (Flip Flop) | el |
dc.subject | Κωδικοποιητής προτεραιότητας | el |
dc.subject | Καταχωρητής | el |
dc.subject | Απαριθμητής | el |
dc.subject | Πολλαπλασιαστής | el |
dc.subject | Αρχιτεκτονική Array | el |
dc.subject | Αρχιτεκτονική Carry Save | el |
dc.subject | Αρχιτεκτονική Wallace Tree | el |
dc.subject | Αρχιτεκτονική Booth για προσημασμένους αριθμούς | el |
dc.subject | Αρχιτεκτονική Baugh Wooley για προσημασμένους αριθμούς | el |
dc.subject | Καταχωρητής ολίσθησης | el |
dc.title | Σχεδίαση και προσομοίωση βασικών και αριθμητικών κυκλωμάτων με χρήση των γλωσσών περιγραφής υλικού VHDL και Verilog | el |
dc.title.alternative | Design and simulation of basic and numerical circuits using the hardware description languages VHDL and Verilog | el |
dc.type | Διπλωματική εργασία | el |
dc.contributor.committee | Αμοργίνος, Ιωάννης | |
dc.contributor.committee | Βογιατζής, Ιωάννης | |
dc.contributor.faculty | Σχολή Μηχανικών | el |
dc.contributor.department | Τμήμα Μηχανικών Πληροφορικής και Υπολογιστών | el |